NEWS

2007.10.02
アルテラ、専用設計環境「Quartus II」をバージョンアップ>>競合環境よりも3倍高速なコンパイル時間を実現
2007.10.02
STARC、STARCAD-CEL V1.5に米Extreme DAのSSTA「Gold Time」を採用
2007.10.01
米Simucad、VBIC SPICEモデルの改良版「VBICバージョン1.3」をリリース
2007.09.28
論理合成アルゴリズムの開発者Dr. Robert K.Braytonが2007年「Phil Kaufman Award」を受賞
2007.09.27
ルネサステクノロジ、45nm設計向けにケイデンスのSSTAを採用
2007.09.26
コーウェア、SystemCモデルライブラリにIBMのPowerPC 440プロセッサ・モデルとCoreConnectバス・モデルを追加
2007.09.26
シノプシス、寄生容量抽出ツール「Star-RCXT」のサインオフツールとしての実績を公開
2007.09.25
メンター、FPGA向けの新たな合成ツール「Precision RTL Plus」を発表>>19種類のデバイス・ファミリに対応し業界初の自動インクリメンタル合成を実現
2007.09.25
NECエレ アメリカ、ケイデンスのインプリ環境で700Mhz動作のARM11「MPCore」デザインをテープアウト>>成功メソドロジを社内で標準化
2007.09.22
「検証のマネジメントはかくあるべき」検証のエキスパートHarry D. Foster氏が講演>>メンターEDA Tech Forum 2007
2007.09.21
カナダのSolido DA、トランジスタレベルの統計的な設計・検証ツール「SolidoSTAT」をリリース
2007.09.21
デナリと東京エレクトロンデバイスがVirtex-5向けDFI準拠の「DDR2 PHYデザイン」を共同開発
2007.09.20
アイピーフレックス、NTTドコモ向けにSuper 3G用のMIMO信号分離LSIを試作
2007.09.20
松下電器がRFチップの設計プラットフォームに米Berkeley DAのアナログ/RF回路シミュレーターを採用>>モバイル製品及びデジタルTVの開発に適用
2007.09.19
「65nm以降のP&Rはメンターの時代」ESL、DFMも展望は明るい>>メンターEDA Tech Forum 2007
2007.09.19
デナリと富士通がDDR PHY Interface仕様「DFI」に準拠したIPマクロを共同開発
2007.09.19
ニコンとシノプシス、公約通り45nm以降に向けた高精度なOPCソリューションを共同開発
2007.09.18
シノプシス、仮想プラットフォーム向けの「DesignWare System-Level Library」をリリース>>IEEE 1666 SystemC完全準拠でツール非依存
2007.09.14
東芝が米ApacheのIRドロップ解析ツールを世界中の拠点で標準化>>90/65nmデザインのパワーサインオフツールに
2007.09.13
Fast SPICEの米Nascentricが新たに720万ドルを調達し資金調達第3ラウンドを終了>>インテル・キャピタルも投資に参加
2007.09.13
OCP-IPにフォーマル検証ツールのAverantを含む計5者が新たに加盟
2007.09.12
キャッツが次世代組込みソフトウェアの基礎研究機関を開設
2007.09.12
STマイクロ、コーウェアと共同で自社のカスタム・プロセッサ用ESL環境を構築>>プロセッサ・アーキテクチャの容易なカスタマイズを実現
2007.09.11
ケイデンス、設計結果と製造結果の一致を実現する最新のモデルベースDFMフローを発表>>早くもClear Shapeのリソグラフィ解析技術を統合
2007.09.10
シンプリシティ、DDR2メモリを搭載したプロトタイピングボードの新製品「HAPS-51」を発表>>オンボードの高性能メモリでSoC検証をさらに高速化
2007.09.06
米Catalytic社のMATLABモデル高速化ツール「RMS/MCS」間もなく日本上陸か?>>最高で100倍以上の高速化を実現
2007.09.05
車載アプリ開発の鍵は設計メソドロジ、システムの品質を決めるのはESL>>コーウェアESL Show2007
2007.08.31
ジーダットの子会社AソリューションがポルトガルのアナログIPベンダChipidea社と業務提携>>Chipidea社は買収によってMIPS社の傘下に
2007.08.31
OCP-IPとNEXUS 5001がマルチコアデバッグ手法の改善と統合で協力
2007.08.31
全てはSystemVerilogユーザーのために!ケイデンスとメンター異例の協力体制が目指すもの>>Open Verification Methodology続報
2007.08.29
「静的機能検証はプロトコル検証にはうってつけ」米AverantがAMBA AXIバス専用のプロトコルチェッカーをバージョンアップ
2007.08.28
シャープ、新たなATPG技術の評価にあたりシノプシスのDFTツール「DFT MAX」を利用>>テストデータ量を95%削減
2007.08.27
メンター売上報告、2007年5>>7月は前年比15%以上UPの2億570万ドル(約238億円)
2007.08.27
カナダのSolido Design Automation、資金調達第2ラウンドで新たに650万ドルを調達
2007.08.24
YXI社の動作合成ツール「eXCite」がアルテラの浮動小数点IPをサポート
2007.08.23
シノプシス売上報告、2007年5>>7月は前年比10%UPの3億410万ドル(約348億円)
2007.08.23
ソニックスのインターコネクトをメンターのESLツールがサポート>>SystemCベース環境での検証/解析が可能に
2007.08.22
LogicVisionがDFTツールを機能拡張>>Verilog2001フルサポートでBIST挿入範囲を拡大
2007.08.21
アイピーフレックス、画像処理向けDRP「DAPDNA-IMX」を発表>>C言語からの専用開発環境もバージョンアップ
2007.08.17
ケイデンス、遂にDFMベンチャー米Clear Shapeを買収>>買収額は1億ドル?
2007.08.17
ケイデンスとメンターが共同でSystemVerilogの検証メソドロジ「OVM:Open Verification Methodology」を発表>>ツール非依存のメソドロジをオープンソースで提供
2007.08.16
アンソフト売上報告、2007年5>>7月は前年比15%UPの1990万ドル(約23.5億円)
2007.08.16
実用化が進むIPの標準インタフェース「OCP」、ソニックス製インターコネクトとの組み合わせ利用は効果大>>日本TI、リコー、東芝、川崎マイクロの採用事例
2007.08.15
「C言語からのFPGAプロトタイプ実装セミナー」で聞いた動作合成ツール「eXCite」と検証プラットフォーム「LogicBench」の最新事情
2007.08.14
ザイリンクス、最先端FPGAの検証ツール&方法論の開発でケイデンス、シノプシス、メンターとコラボレーション
2007.08.13
ケイデンスの検証アライアンスプログラムに国内5社が参加>>検証環境の構築を支援
2007.08.13
デナリ、サムスン製メモリのシミュレーションモデルを独占的に提供>>TATを平均6?8週削減可能
2007.08.03
STARCが米BlazeDFM社の新製品「Blaze Halo」をSTARCAD-CELに採用
2007.08.03
米Juniper Networksが米Certessの検証環境の評価ツール「Certitude」を導入>>1週間足らずの評価で大きな効果を確認
2007.08.01
2007年Q1世界EDA売上は前年比10%増の13億4500万ドル(約1594億円)>>昨年に続き好況をキープ