MENU
ホーム
NEWS
HOT TOPIX
メルマガ登録
当サイトについて
個人情報保護について
サイトのご利用について
ホーム
>
NEWS
NEWS
2007.11.13
メンターのHDL設計フロントエンド環境「HDL Designer」がSystemVerilogをサポート
2007.11.13
ケイデンス、ワイヤレスチップの設計を簡易化する新製品「Virtuoso Passive Component Designer」を発表
2007.11.12
ノア社が高速SPICEシミュレーターを手掛ける米Nascentric社の代理店に
2007.11.12
STARC、STARCAD-CEL V1.5に米Azuroのクロックツリー合成「PowerCentric」を採用>>ダイナミック・パワーを20%削減
2007.11.12
東芝マイクロ、シーケンスの消費電力解析ツール「PowerTheater」の効果的な活用法を発表>>ゲートレベルでも高速かつ高精度な電力解析を実現/電圧効果解析も短TAT化
2007.11.09
マグマの「Quartz DRC」がTSMC45nmプロセスに対応
2007.11.09
シンプリシティとラティスが協力してDSPアルゴリズムのインプリメンテーションフローを提供
2007.11.09
桜井至氏がLSI設計およびEDA全般の参考書「HDLによるデジタル設計入門」を出版
2007.11.07
「時代はESL2.0」コーウェアがESLの採用を加速する次世代ソリューションを発表>>モデリングの生産性を10倍、シミュレーション速度を2倍に
2007.11.07
ルネサス、シノプシスとの契約を拡大>>シノプシスを主力EDAツール・サプライヤーに選定
2007.11.06
「オブジェクト指向はハード設計向き」三洋半導体、ライブラリを多用して動作合成を効果的に活用>>フォルテ社Cynthesizerユーザー会で講演
2007.11.05
米JEDA、OCP検証用のSystemCライブラリ「OCPchecker」をリリース>>OCP準拠のシステム設計を効率化
2007.11.02
ルネサステクノロジ、マグマの「Blast Fusion」を使ってカーナビ用次世代SoCを高速化>>動作周波数600MHz、最大4.2GFLOPSの性能を実現
2007.11.02
出来ない事の方が少ない?商用化に成功したC言語設計環境「CyberWorkBench」の最新ロードマップをNECシステムテクノロジーが発表
2007.11.01
図研とAldecが両社製品を組み合わせた新製品「CADSTAR FPGA」を発表>>PCB設計とFPGAシミュレーションを統合
2007.11.01
米BlueSpec、新たに425万ドル(約4.8億円)を調達し資金調達第3ラウンドを終了
2007.11.01
2007年Q2(4>>6月)世界EDA売上は前年比11.4%増の14億880万ドル(約1614億円)>>この1年間は前年比14.6%増と好調
2007.11.01
NEC情報システムズのEMIツール「DEMITASNX」をサイバネットが販売開始>>ケイデンスの「Allegro」と組み合わせて販売
2007.10.30
NASAジョンソン宇宙センターが標準設計ツールとして豪Altiumの「Altium Designer」を採用>>従来の設計フローを「Altium Designer」で統合
2007.10.30
コーウェアとカーボンがESLソリューションで強力にコラボレーション>>仮想HWプラットフォームの構築を僅か数週間で実現
2007.10.29
TSMC、先端プロセスにおけるリソグラフィ・ホットスポットの自動修正に米Sagantecの「DFM-Fix」を活用
2007.10.29
ケイデンス、EDAソリューションのパートナーとしてNXPと複数年契約>>次世代のESL技術開発でも協力
2007.10.29
米Apache Design Solutions、3D解析ツールの米Optimal社を買収>>パッケージ領域におけるソリューションを強化
2007.10.27
ケイデンス売上報告、2007年7月>>9月2は前年比9%UPの4億100万ドル(約458億円)
2007.10.27
マグマ売上報告、2007年7>>9月は前年比27.5%UPの5350万ドル(約61億円)
2007.10.26
礎DAのESLツール「FP-Fixer」が東京都ベンチャー技術大賞の優秀賞を受賞>>LSIオブザイヤー2007に続き今年2つめ
2007.10.26
中国SMIC、低消費電力設計に対応する2つのリファレンスフローを相次いで発表
2007.10.26
シノプシス、テストパターン自動生成ツール「TetraMAX」に微小遅延故障の検出に向けた新機能を追加
2007.10.25
台湾Global Unichip社が米Incentiaの「TimeCraft」をナノメーター設計のサインオフSTAとして採用>>ポイントは処理速度の速さ
2007.10.24
アルテラ売上報告、2007年7月>>9月は前年比7%減の3億1580万ドル(約360億円)
2007.10.24
LogicVision売上報告、2007年7月>>9月は前年比11%UPの300万ドル(約3.4億円)
2007.10.24
図研が2007年9月中間期業績の予想を上方修正>>純利益は前年比66%UP
2007.10.24
米Virage Logic、65nmデザイン向けIPとメモリテスト・歩留まり解析システムを発表
2007.10.24
ケイデンス、テスト設計ツール「Encounter Test」の成功事例を3件発表>>米IBM、川崎マイクロ、米LSI
2007.10.23
マグマが新製品のATPGツール「Talus ATPG/Talus ATPG-X」を発表>>レイアウトとタイミングを考慮したテスト生成を実現
2007.10.23
シンプリシティ売上報告、2007年7>>9月は前年比19%UPの1940万ドル(約22.3億円)
2007.10.23
アンソフト、パッケージ/基板向け解析ツール「SIwave」をバージョンアップ>>IRドロップ解析と近傍電磁界表示機能を追加
2007.10.23
米Berkeley DA、話題の回路シミュレータ「Analog FastSPICE」の64ビット版をリリース>>キャパシティが5>>10倍、1Mトランジスタを超える回路に対応
2007.10.22
ザイリンクス売上報告、2007年7>>9月は前年比5%減の4億4490万ドル(約512億円)
2007.10.19
ASIC検証プラットフォームを手掛ける新たなEDAベンダが日本に誕生>>株式会社アキュベリノス
2007.10.18
米SynaptiCAD、米ASC社からVerilog/VHDL双方向言語トランスレーターの権利を獲得
2007.10.18
シノプシス、ユーザーズミーティングで仮想開発環境「Innovater」の実績を発表>>TIがOMAPのソフトウェア開発で活用
2007.10.17
シノプシスがOCP-IPの運営委員会に参画
2007.10.17
次世代STAの米CLK DAがクロックツリー合成の米Synchronous DAを買収>>解析+最適化でソリューションを強化
2007.10.17
図研がCR5000向けVirtex-5用のシミュレーションキットを無償配布開始>>Virtex-5を実装したボードの検証を効率化
2007.10.15
ジーダット、タイミング例外検出ツールの米FishTail DAと業務提携>>代理店として製品販売を開始
2007.10.15
富士通が米Berkeley DAの「Analog FastSPICE」を採用>>フルSPICE精度で従来SPICEの10倍の速度とキャパシティを実現
2007.10.14
米Aldec、論理シミュレータ「Riviera-PRO」の新バージョンをリリース>>SystemVerilog検証構文をサポート、最大60%の速度向上
2007.10.12
アルテラがメンターの動作合成ツール「Catapult C Synthesis」向けの専用ライブラリを発表>>DSPアルゴリズムの迅速な実装とパフォーマンスアップを実現
2007.10.11
豪Altium、FPGA/PCB統合設計環境「Altium Designer」のデータインポート機能をアップデート
62
63
64
65
66
67
68
69
70
71