MENU
ホーム
NEWS
HOT TOPIX
メルマガ登録
当サイトについて
個人情報保護について
サイトのご利用について
ホーム
>
NEWS
NEWS
2009.02.07
マグマがリストラ策を発表-従業員17%カット&賃金見直しで2000万ドル削減
2009.02.06
ARM売上報告、2008年Q4(10-12月)は前年比15%増の1億4940万ドルで過去最高
2009.02.05
第19回米EDN誌「INNOVATION AWARDS」のファイナリストが出揃う-EDAは16製品
2009.02.05
ケイデンス売上報告、2008年Q4(10-12月)は前年比50%減の2億2700万ドル
2009.02.05
シャープ、CMOSイメージセンサーデバイス向けにビラージロジックのメモリIPを採用
2009.02.04
メンター、PCB電源プレーン構造の高精度解析環境「HyperLynx PI」を発表
2009.02.04
【EDSFレポート】図研出展社セミナー「動作合成ツールの必然性と可能性」
2009.02.04
【EDSFレポート】NECシステムテクノロジー、「Cyber」の最近の適用事例を3件展示
2009.02.04
【EDSFレポート】サイバーテック、米Jasperの新製品「ActiveDesign 」を初披露
2009.02.04
メンターとシーケンスのEDAツールが「2009 Design Vision Award」を受賞
2009.01.28
次世代配置配線のATopTech、2008年は売上2.5倍、テープアウト数8倍の好結果
2009.01.28
富士通マイクロエレ、テンシリカのオーディオDSPを民生携帯機器向けに採用
2009.01.28
高速FPGAのアクロニクス、自社FPGA向け論理合成でメンターと複数年契約
2009.01.28
DRAM大手の独キマンダが経営破綻、事業再生手続きを申請
2009.01.28
メモリIP大手のビラージロジックがリストラ策を発表
2009.01.27
【EDSFレポート】EVE、ZeBuシリーズは携帯チップ/MFPチップ開発のデファクトです
2009.01.27
【EDSFレポート】TOOL、サインオフ検証前に「LAVIS」でレイアウトを手軽に解析!
2009.01.27
【EDSFレポート】JEDA、STARC「TLモデリングガイド」用チェッカーを開発(予定)
2009.01.26
【EDSFレポート】Synfora、Cからの動作合成ツールが好調で売上2.5倍
2009.01.26
【EDSFレポート】STARCならではの仕事、TLモデリングガイドとIP機能検証ガイド
2009.01.26
【EDSFレポート】Z Circuit、北米での実績を従えて遂に日本進出
2009.01.25
【EDSFレポート】シーケンス、新製品「Power Artist」は既に国内複数顧客が導入
2009.01.25
【EDSFレポート】フォルテは売上順調、今後は動作合成回りの設計容易化を目指す
2009.01.24
【EDSFレポート】SystemJDのテスト設計用ツール「STILAccess」を国内大手が採用
2009.01.24
【EDSFレポート】礎DA、浮動小数点→固定小数点化ツールはソフト最適化で利用増
2009.01.24
Agilityが動作合成ツールをメンターに売却>MATLAB高速化ツールは競売へ
2009.01.23
【EDSFレポート】SystemVerilogベースESL合成のBluespec、国内大手が本格評価
2009.01.22
STマイクロ、40/32nmフロー向けにケイデンスの新型インプリメント環境を採用
2009.01.22
ARC、カリプトの「PowerPro CG」でビデオサブシステム用IPの消費電力を削減
2009.01.22
アルプス電気、BerkeleyDAの回路シミュレータとデバイスノイズ解析ツールを採用
2009.01.21
ケイデンスの動作合成「C-to-Silicon Compiler」がFPGA向けの合成をサポート
2009.01.21
フリースケール、ケイデンスのLowPower技術で消費電力削減とTAT短縮を実現
2009.01.21
アイルランドの新興ベンダDuolog Technologiesが競合のBeach Solutionsを買収
2009.01.20
ルネサスが3G携帯向けSoCの設計でEVEの最上位エミュレーションシステムを導入
2009.01.20
リコーがSoC完成前のソフトウェア開発にCoWare ESL 2.0ソリューションを採用
2009.01.20
メンターの物理検証環境「Calibre」とジーダットのカスタムIC設計環境「α-SX」が統合へ
2009.01.20
EVE、大規模デザインを高速にFPGAにマッピング可能な新合成エンジンを発表
2009.01.20
米Jasper、業界初デザイン動作からRTLの解析・デバッグを行う新ツールを発表
2009.01.20
独OneSpin、フォーマル検証ツール「360 MV」製品ファミリーを拡張
2009.01.20
新興ESLツールベンダのコフルエントが業績好調で日本法人を設立
2009.01.19
VDEC、国内主要大学と高専への研究・教育プログラムでケイデンスの主力ツールを採用
2009.01.19
STARC、TLモデリングガイド第2版(OSCI TLM2.0対応)をリリース
2009.01.19
STARC、IP機能検証ガイド「機能検証仕様策定編」をリリース
2009.01.18
NECエレUSA、車載MCU顧客にVaST社の仮想開発ソリューションを提供
2009.01.16
DesignCon、今年のDesignVision Awardsのファイナリストが出揃う
2009.01.16
STARC、STARCAD-CEL設計フローにケイデンスのSDC生成・検証ツールを認定
2009.01.16
国内ベンチャーのアクティブテクノロジーがOVM動作のAHB検証IPを発売
2009.01.15
富士通と富士通研、並列計算機向けSoCの検証用にメンターとOVMベース検証環境を構築
2009.01.14
EVE、2008年売上が前年比30%増を達成‐エミュレーション市場2位に
2009.01.13
TOOLのレイアウトエディタにデザインチェッカーとOASIS編集機能が追加される
53
54
55
56
57
58
59
60
61
62