シノプシス、検証・インプリメント・DFMツールのマルチコア対応計画を発表>>第一弾は回路シミュレータ「HSPICE」
2008年3月10日、シノプシスは、検証、インプリメント、DFMの各ツールにおけるマルチコア対応のロードマップを発表した。
プレスリリース:http://synopsys.mediaroom.com/index.php?s=43&item=546(英文)
シノプシスの発表によると、マルチコア・プロセッサのサポートとコンピューティング技術の改善によって処理の高速化が図られるのは、下記の各ツール。これらツールのマルチコア対応バージョンは2008年を通じて順次リリースされる予定で、その第一弾としてこの3月に回路シミュレータ「HSPICE」の新バージョンがリリースされる。
・Galaxy Design Platform
- Design Compiler
- IC Compiler
- PrimeTime
- Star-RCXT
- TetraMAX
- Hercules
・Discovery Verification Platform
- System Studio for algorithm
- VCS
- HSPICE
- NanoSim/HSIM
・DFM solution
- Proteus
- CATS
- Sentaurus
新たな「HSPICE」は、新しいマルチコア・コンピュータ・アーキテクチャと処理アルゴリズムの改善によってマルチスレッド処理を実現するだけでなく、シングルコアでの処理速度も高速化。ポストレイアウト・シミュレーションでシングルコア・プロセッサでも従来の3倍、4コア・プロセッサで従来の6倍相当の処理速度を実現できるという。
※日本シノプシス株式会社
http://www.synopsys.co.jp
= EDA EXPRESS 菰田 浩 =
(2008.03.11
)