メンターとシーケンスのEDAツールが「2009 Design Vision Award」を受賞
2009年2月3日、サンタクララで開催中のエレクトロニクス分野の国際学会「DesignCon」にて、今年の「Design Vision Award」の受賞者が発表された。
今年のIC Design Tools部門の受賞製品は、メンター・グラフィックスの配置配線ツール「Olympus-SoC Parallel Timing Analysis and Optimization」。ChipVisionの動作合成ツール、XilinxのISEと競り勝って見事受賞。
Design Verification Tools部門の受賞製品は、シーケンスデザインの消費電力最適化ツール「Power Artist」で、こちらはAgilentとEVEに競り勝って受賞した。
各部門の受賞製品は以下の通りで、Semiconductor IP部門ではケイデンスのIP検索サイト「ChipEstimate.com IP Ecosystem」が受賞している。
■IC Design Tools 部門
Mentor Graphics for the Olympus-SoC Parallel Timing Analysis and Optimization
■Design Verification Tools 部門
Sequence Design for PowerArtist
■Interconnect Technologies and Components 部門
Molex Incorporated for the Impact Backplane Connector System
■PCB Design Tools and Technologies 部門
PCB Matrix for the Symbol Wizard
■Semiconductor Components and ICs 部門
Xilinx for the Xilinx® Virtex®-5 TXT FPGA Platform
■Semiconductor IP 部門
Cadence Design Systems for the ChipEstimate.com IP Ecosystem
■System Modeling and Simulation Tools 部門
Signal Integrity Software (SiSoft) for the Quantum Channel Designer
■Test and Measurement Equipment 部門
SyntheSys Research, Inc. for the DPP 12500A-4T
関連記事:
= EDA EXPRESS 菰田 浩 =
(2009.02.04
)