Aldecの論理シミュレータRiviera-PROがAMD「Versal ACAP」デザインのシステム・シミュレーションをサポート
2023年6月14日、論理シミュレータ他、各種ASIC/FPGA設計ツールを手掛ける米Aldecは、同社の論理シミュレータ「Riviera-PRO」がAMDのSoC「Versal ACAP」デザインのシステム・シミュレーションをサポートしたことを発表した。
発表によると「Riviera-PRO」の最新リリースは、「Versal ACAP」のAIエンジン、プロセッシング・システム、プログラマブル・ロジック間の相互作用をテストするための「Vitis」ハードウェア・エミュレーション・フローでRTLシミュレータとして利用可能となった。
Aldecの説明によると、「Versal ACAP」デザインのハードウェア・エミュレーションのセットアップとシステム統合は全て「Vitis」環境内で行われ、「Vitis」は、グラフ・アプリケーション用にAIエンジン・シミュレータ、プログラマブル・ロジック・カーネル用にRiviera-PROシミュレータ、プロセッシング・システムのホスト・アプリケーション用にQEMUを実行する。AIエンジンとネットワーク・オン・チップにはSystemCモデルも用意されており、これらもRiviera-PROでシミュレーションすることができるという。
「Vitis」ハードウェア・エミュレーション・フローのRTLシミュレータとして「Riviera-PRO」を使用する方法に関して、Aldecはいくつかの「Versal ACAP」チュートリアル・デザインおよび手順をGithubに掲載している。
= EDA EXPRESS 菰田 浩 =
(2023.06.20
)