ザイリンクス、新しい65nm Virtex-5ファミリに対応した設計環境「ISE 8.2i」を発表

2006年6月27日、ザイリンクスは、最新の65nm製造プロセスを使用したFPGAファミリ「Virtex-5」をサポートする設計環境「ISE 8.2i」のリリースを発表した。

プレスリリース:http://www.xilinx.co.jp/japan/j_prs_rls/2006/software/0670ise82i_j.htm

新しい「ISE 8.2i」は、Virtex-5の機能を強化し、従来のFPGAと比較して高速性能を30%向上可能。次世代の物理合成機能や強化されたルーティング能力によって、論理段数や信号遅延を低減させながら回路のより効率的な集積化が可能となる。

また、制約条件の入力、タイミング解析、フロアプランニング、実行結果レポートなどがそれぞれ自動的に連携した形でビジュアル表現され、効率的な配線・回路のデバッグを行う事もできる。

更に、無償提供される「Xpower Estimator」ツールを用いる事で、Virtex-5の正確な消費電力見積もりを実行できるほか、アドオン オプションとして利用可能なデバッグ及び検証ツール「ChipScope Pro 8.2」を利用すれば検証サイクルを半減できると同時に、Virtex-4 FXの高速シリアル IO デザインのデバッグを用意に行う事も可能だという。

この「ISE 8.2i」は既に出荷が開始されており、「ChipScope Pro 8.2」との組合せもすでに利用可能。米国における販売価格は、構成により695米ドル?2495米ドルまでとなっている。
※完全な機能を備えた60日間限定評価版をザイリンクスのWeb サイトから無料でダウンロード可能

※新しい「ISE 8.2i」及びザイリンクス製品に関する詳細は、ザイリンクス株式会社までお問い合わせ下さい。
http://www.xilinx.co.jp

※「ISE 8.2i」専用ページ
http://www.xilinx.co.jp/ise

※「Xpower Estimator」ダウンロードページ
http://www.xilinx.co.jp/power

= EDA EXPRESS 菰田 浩 =
(2006.06.27 )