ルネサス、シノプシスの配置配線ツール「IC Compiler」を標準採用>>決め手はマルチモード最適化機能
2007年3月27日、シノプシスは、ルネサステクノロジが社内のSoC設計フローに配置配線ツール「IC Compiler」を採用した事を発表した。
プレスリリース:http://www.synopsys.com/news/announce/press2007/renesas_ic_pr.html(英文)
発表によるとルネサスは、0.13μm、350万ゲート以上、5つの機能モードを持つコンシューマ・デザインを用いて「IC Compiler」のあらゆるオプション機能を評価。
その結果、「XPSテクノロジ」を核とした優れたマルチモード最適化機能が、異なる機能モードの全てのタイミングをコンカレントに最適化し、クロックスピードを向上すると同時に回路面積も削減できる事を確認。
複数モードにおけるタイミングの最適化というニーズを満たし、設計時間を短縮できる最適な製品として「IC Compiler」の採用を決定した。 ※XPS:Extended Physical Synthesis
尚、ルネサスは、主流製品となるコンシューマ・デザインを最適化(=高性能化)できる「IC Compiler」の能力とその価値を高く評価。その統合された配置配線環境が、複数モードのデザインに限らず単一モードのデザインにおいても有効である事を確認したという。
※「IC Compiler」に関する詳細は、日本シノプシス株式会社にお問い合わせ下さい。
http://www.synopsys.co.jp
※ルネサステクノロジ
http://japan.renesas.com
= EDA EXPRESS 菰田 浩 =
(2007.03.28
)