NEWS一覧
NEWS
HOT TOPIX
EVENT INFO
ホーム
> NEWS一覧
2012-07-19
シャープがCMOSイメージ・センサ開発向けにCadenceのフローを採用し設計期間を半減
2012-07-18
富士通セミがCadenceの「Encounter Timing System」をサインオフ向けに標準採用
2012-07-17
CadenceがPCI Expressの検証IPにPIPE4サポートなど新機能を追加
2012-07-17
Aldecのシミュレーター「Riviera-PRO」とAgilentのESL環境「SystemVue」が接続可能に
2012-07-17
配置配線ツールのATopTechがタイミング解析の精度改善でBerkeley DAの「Analog FastSPICE」を採用
2012-07-17
Accellera Systems InitiativeがSystemC バージョン2.3.0のライブラリを公開
2012-07-13
テストケース自動生成の米Breker Verification Systemsが投資会社から500万ドル調達
2012-07-12
リコーがソフト開発でEVEの「ZeBu」を採用ESLコ・エミュレーションを実現-SCJ2012で講演
2012-07-12
2012年Q1(1-3月)世界EDA売上は前年比6.3%増の約15億3700万ドル-9四半期連続前年増
2012-07-06
【49DAC】個別の検証問題に特化した「JasperGold App」-6/29日本でセミナー開催
2012-07-05
12年5月世界半導体売上は前年比3.4%減、前月比1.4%増の243億9000万ドル
2012-06-21
【49DAC】製品プラットフォームを刷新したAtrenta、6/20 NextOp社の買収を発表
2012-06-20
【49DAC】Aldecのシミュレーターが1時間25ドルで使えるようになる
2012-06-20
【49DAC】Gary Smith氏の講演「Trends and What's Hot at DAC」
2012-06-13
【49DAC】第49回Design Automation Conference-今年のDACは。。
2012-06-07
12年4月世界半導体売上は前年比2.9%減、前月比3.4%増の240億7000万ドル
2012-06-02
米EDA Consortiumが新役員を発表、Jasperの社長兼CEOのKathryn Kranen氏がチェアに
2012-06-01
STMicroelectronicsがCadenceの協力で20nmテスト・チップをテープ・アウト
2012-06-01
フォーマル検証のOneSpin、オーナーVCからの追加出資を受けると同時に社長交代
2012-06-01
S2CがXilinx Virtex-7 2個搭載の4000万ゲート対応のプロトタイプ・ボードをリリース
2012-06-01
日本のEDAベンダTOOLがレイアウト・ビューワ「LAVIS」の後継品「LAVIS-plus」を発表
2012-05-31
【49DAC】6/3よりサンフランシスコで第49回Design Automation Conference開催
2012-05-30
Cadenceの設計および検証IPが最新のDDR PHY Interface(DFI)3.1仕様をサポート
2012-05-30
GLOBALFOUNDRIESが20nmプロセスでMentorのSmartFill機能を採用
2012-05-30
CAE大手ANSYSがモデル・ベース設計の仏Esterel Technologiesを現金5300万ドルで買収へ
2012-05-30
Calyptoが消費電力最適化機能を持つ高位合成ツール「Catapult Low-Power」を発表
2012-05-29
Cadence C-to-Silicon Compilerセミナー-池上通信機のFPGA設計適用事例
2012-05-29
CarbonがSoCのパフォーマンス解析を迅速に行う仮想環境キットを「CPAK」を発表
2012-05-29
Tanner EDAの「T-Spice」とAldecの「Riviera-Pro」がインテグレーション
2012-05-29
Tanner EDAの「HiPer Silicon」にBerkeleyDAの「Analog FastSPICE」がアドオン
-
前の30件
|
56
|
57
|
58
|
59
|
60
|61|
62
|
63
|
64
|
65
|
66
|
次の30件
-
|
ページの先頭へ
|
ホーム
当サイトについて
プレスリリース受付