NEWS一覧
NEWS
HOT TOPIX
EVENT INFO
ホーム
> NEWS一覧
2012-12-05
独PRO DESIGNがXilinx Virtex-7搭載のプロトタイピング・システムを発表
2012-12-05
TensilicaのDPU/DSP IPのライセンシーが200社に到達、ライセンス契約数は500超
2012-12-04
CadenceのStan Krolikoski氏がIEEEの「Ron Waxman Award」を受賞
2012-12-04
AtrentaがSpyGlass Platformをバージョン・アップ
2012-12-04
2012年世界半導体市場成長予測(12年12月時点)
2012-12-04
Synopsys、SpringSoftの買収を完了
2012-12-03
「もう失うものは何もない」STARCシンポFY2011、東北大学加藤教授の講演
2012-11-30
Mentor売上報告、12年8-10月は前年比7.3%増の2億6876万ドルで10四半期連続で前年増
2012-11-29
Cadenceが業界初の車載用イーサーネットに対応した設計および検証IPを発表
2012-11-27
ルネサス マイクロシステムがCadenceの論理合成ツール「RTL Compiler」を採用
2012-11-22
EDSF2012で見たEDAベンダ、Aldec,Atrenta,CircuitSutra,Forte,Mentor,その他
2012-11-21
Alteraが開発環境「Quartus II」をバージョンアップ
2012-11-21
EDSF2012で見たSynopsysのHWベース検証ソリューション「HAPS」と「ZeBu」
2012-11-20
MentorがサイトVerification Academy上で「Coverage Cookbook」をリリース
2012-11-20
EDSF2012で見たJasper Design Automationの新ツール
2012-11-20
Berkeley Design Automationが北米成長企業としてリストアップされる
2012-11-15
日立情報通信エンジニアリングがForteの高位合成ツールを設計サービス用に採用
2012-11-14
Berkeley Design Automationが新製品「Analog FastSPICE AMS」を発表
2012-11-13
AtrentaはRTLパワー解析分野で業界2位のEDAベンダ、GarySmithEDA社の調べ
2012-11-08
検証のエキスパート ベリフォアが自社開発のクロス・カバレッジ・ビューワーを公開
2012-11-07
米ファブレスOpen-SiliconがCadenceの設計フローで28nm ARM搭載チップをテープアウト
2012-11-07
台湾のアナログ半導体ファウンドリEpisilがBerkeley DAのSPICE「AFS Nano」を採用
2012-11-07
Mentor、低コストPCB設計ツール「PADS」をバージョンアップ
2012-11-07
TOOLがレイアウト・ビューワと連携可能な新製品「高速抵抗値計算エンジン」を発表
2012-11-07
12年9月世界半導体売上は前年比3.9%減、前月比2%増の248億ドルで16ヶ月連続前年割れ
2012-11-07
AlteraがOpenCLを用いたFPGAベース・システム開発用のSDKを発表
2012-11-06
Aldecが論理シミュレータ「Riviera-PRO」をバージョンアップ
2012-11-05
CMエンジニアリングが検証キットの新製品「SAQuT!-PCI Express」をリリース
2012-11-02
AtrentaとTSMCが「SpyGlass」ベースのIPの認証キットをバージョンアップ
2012-11-02
TektronixがASICおよびFPGAのデバッグ・ツール「Certus」をバージョンアップ
-
前の30件
|
52
|
53
|
54
|
55
|
56
|57|
58
|
59
|
60
|
61
|
62
|
次の30件
-
|
ページの先頭へ
|
ホーム
当サイトについて
プレスリリース受付