NEWS一覧

 
SIEMENS
s2c
 
2006-10-02 RTL検証、効率化の鍵は静的検証と検証資産の再利用>>Verify2006&シノプシス・ユーザミーティングより
2006-09-28 米ArchPro社のMulti-Voltage RTLシミュレータ「MVSIM」が混合記述をフルサポート>>Verific社のIPで実現
2006-09-27 ルネサスが米サミット・デザインの「Vista」を自社のSystemC設計フローに採用
2006-09-27 メンター、既存の組み込み開発ツールを統合した「EDGE Development Suite」を発表>>米国販売価格は2995ドル
2006-09-26 米Ponte Solutionsと台湾UMC社がDFMメソドロジの確立で協力>>イールド解析技術で製造性向上
2006-09-26 セロックシカのMeP開発キットがVDECの設計コンテストの設計プラットフォームとして選定される
2006-09-22 図研の基板設計システム「CR-5000/Board Designer」がLinuxをサポート>>ソースコードをスクラッチから移植
2006-09-21 ケイデンス、DDR2メモリ設計向けのIPを発表>>DDR2インターフェースの設計期間を数週間短縮
2006-09-21 シノプシスとニコンが45nmリソグラフィ・モデルの共同開発を発表
2006-09-21 Accelleraが新たな低消費電力設計フォーマットの標準化を進める小委員会を立ち上げ
2006-09-20 メンター、PCB設計統合環境「Board Station」をバージョンアップ
2006-09-20 マグマ、複数CPU対応の回路シミュレータ「FineSim SPICE」をリリース>>精度を維持しつつリニアに処理速度を向上
2006-09-20 米Mathworks、「Simulink」から合成可能なRTLを生成する新製品「Simulink HDL Coder」を発表
2006-09-19 富士エレクトロニクスが米Latticeの販売代理店に>>FPGA製品をラインナップに追加
2006-09-15 米Carbon Design Systems社、第4ラウンドの資金調達で500万ドルを追加調達
2006-09-14 米Actis社、SystemCルール・チェッカー「AccurateC」をバージョンアップ>>C++APIを強化しルールセットを追加
2006-09-14 富士通がテンシリカの「ダイヤモンド・スタンダード・プロセッサ」を販売>>ASIC用IPポートフォリオの一部として顧客に提供
2006-09-14 ザイリンクスのFPGA「Spartan」が世界一周最短記録に挑戦するモーターボートの制御ボードに採用
2006-09-13 ケイデンス、次世代の複雑なカスタムIC設計向けに「Virtuoso platform」を再構築
2006-09-13 アクテル、新たな低電力FPGAファミリを携帯機器市場に投入>>スタティック電力は競合製品の4分の1
2006-09-13 ケイデンス、新たなアクセラレータ・エミュレータ「Xtreme III システム」を発表>>7200万ゲート対応で検証速度は現行製品の倍
2006-09-12 SMICとマグマが90nm低消費電力プロセス対応のインプリメンテーション・リファレンス・フローを発表
2006-09-11 日立COM、ANSI-Cからの動作合成で短期間のアルゴリズム実装を実現>>メンターのCatapultで工数を5分の1以下に
2006-09-11 富士通、ケイデンスの論理合成ツール「RTL Compiler」とメソドロジ・キットでARMプロセッサの最適化に成功>>周波数を最大13.2%改善
2006-09-07 アルテラ、FPGAベースのオーディオ・ビデオ開発キット「Stratix II GX エディション」を出荷開始
2006-09-07 ザイリンクス、FPGA設計の解析ツール「PlanAhead」をバージョンアップ>>最新の65nmFPGA「Virtex-5」をサポート
2006-09-07 IMEC、SystemCの利用で進行中のM4プロジェクトを加速>>各研究フェーズでコーウェアのESL技術を利用
2006-09-06 アイピーフレックス、画像処理に最適化したダイナミック・リコンフィギュラブル・プロセッサをサンプル出荷
2006-09-06 ケイデンス、サインオフ向けのタイミング解析ツール「Encounter Timing System」を発表>>既に富士通が採用決定
2006-09-04 米JEDAのSystemCアサーション・ベース検証ツールがトランザクション・レベルをサポート
 

ページの先頭へ